什么是PID現(xiàn)象?
PID現(xiàn)象是指太陽能電池與邊框長期被施以高電壓,電池發(fā)電量顯著降低的現(xiàn)象。目前認(rèn)為所施加的電壓越高,越是在高溫、高濕的環(huán)境下劣化現(xiàn)象越嚴(yán)重。如晶體硅太陽能電池模塊的輸出電壓即使只有數(shù)十V,一旦直接連接的片數(shù)增加,串內(nèi)的電位差將變得非常高。一方面,PCS(Power Conditioning System)作為交流電源與系統(tǒng)相連,使接地形態(tài)發(fā)生變化。輸入端采用浮接(一側(cè)電極不能接地線)的無變壓器方式近年有所增加。這種情況下電池和地線間將發(fā)生高電位差?,F(xiàn)在可明確的是,晶體硅太陽能電池模塊中,相對于邊框(接地線)負(fù)極電位高的電池容易發(fā)生PID現(xiàn)象。(請參照圖1)目前,日本國內(nèi)以zui大600V、歐洲以zui大1000V的系統(tǒng)電壓運行太陽能電池模塊,但是目前出現(xiàn)了提高zui大系統(tǒng)電壓以削減企業(yè)用大規(guī)模太陽能發(fā)電系統(tǒng)的串?dāng)?shù)、PCS總數(shù),提高發(fā)電效率的趨勢。
圖2模擬了晶體硅太陽能電池模塊的處于高電位差的狀況。邊框為正極電位、模塊電路處于負(fù)*電位的狀況。目前認(rèn)為是由于超白鋼化玻璃內(nèi)的鈉離子向電池側(cè)遷移而引起劣化。(薄膜太陽能電池模塊也被確認(rèn)出現(xiàn)PID現(xiàn)象,但是發(fā)生劣化的機制與晶體硅太陽能電池模塊不同。)現(xiàn)在,各種研究機構(gòu)正在通過研究、試驗查找PID現(xiàn)象的原因。